IC 4040从技术上讲是一个12级二进制纹波计数器芯片,简单地说,就是一个设备,它将产生一个计算出的延迟频率输出响应施加在其时钟输入端的每一个脉冲。该延迟以2的速率递增n其中n是输出序列中的引脚顺序。
主要技术规格
IC的主要特点和规格可理解如下:
完全缓冲的12个输出,以2的速率划分输入时钟n其中n =从Q0到Q11的引脚顺序。
上述的输出序列发生在时钟输入CP引脚处的每一个下降沿上。即使是相对较慢的时钟脉冲下降,IC也能有效地响应。
一个单一的异步主复位(MR)输入,当应用高逻辑时,将所有输出重置为零,而一个恒定的低逻辑使IC保持活跃。
当Vdd低至3V时,集成电路就能完全工作,即使在电压约15V时也能保持恒定的工作特性。
让我们检查不应该超过IC 4040的参数
- 电源电压(Vdd) =通常在3v到15v之间,18v是最大的限制。
- 输入电压(V我输入端(如CP、MR等)的电压一般应低于Vdd或最多= Vdd+ 0.5 v
- 最佳工作电流要求= 50mA,因为有这么多输出,每个输出
引出线的细节
上图描述了IC 4040的引脚配置,它们的评估如下:
Q0到Q11引脚是IC的输出。
- Vss是接地引脚。
- Vdd是正引脚。
- MR是复位引脚
- CP是时钟输入。
时间序列
现在我们来分析一下IC 4040的输出时序。如下图所示,我们可以看到并了解以下细节:
只要MR输入高,IC输出就不会产生响应。一旦低,IC开始响应,并在CP输入端计算输入时钟。
第一个输出引脚Q0在2之后变高nCP点的时钟,等于20= 1,意味着Q0在第一个脉冲的下降边缘变高,在响应后续时钟的下降边缘时变低,以此类推。
同样地,Q1在2之后上升1= 2,意味着一旦检测到第二个时钟的下降边缘,它就会上升,并在随后的第4个时钟的下降边缘下降,以此类推。
同样Q2在2之后也会忽高忽低2=第四个时钟的下降边缘,以此类推。
为了响应CP处持续的时钟输入,上述序列一直持续到Q11。
这意味着如果假设CP以1Hz脉冲为时钟,Q11将在2之后升高11秒或2048秒之后,大约等于34分钟,想象一下,只要将时钟输入增加几秒或几分钟,就可以实现延迟的范围。
应用程序提示
从上面对IC 4040数据表的详细分析,我们可以得出结论,IC通常适用于所有涉及频分要求或延迟时间周期产生要求的应用。
因此,它可以成为特别适合的分频电路应用,长时间定时器,闪光和其他类似的应用。
你好
我在使用按钮开关计时4040计数器上有困难,你能提出任何建议吗
孵蛋的方法?
尼克
你面临着什么样的问题?用10k电阻保持CP接地,然后施加时钟。
谢谢你的回应,
触发4040二进制计数器的10时钟引脚有困难。我搜索
在互联网上到处都没有提到RC负端触发脉冲设计。
我最终成功地组装了一个RC网络;感谢Ben Eater在他的youtube EEPROM手动编程中描述的rc按钮网络设计。采用他的RC设计,按钮整齐地产生负边脉冲触发4040二进制计数器的时钟针(10)。这个脉冲也触发了EEPROM整洁的写入使能。
我确保在按钮引脚上连接了一个10nf电容。